歡迎來到「智力創」PCB線路板,電路板生產廠家官方網站!
深圳市智力創電子科技有限公司
行業新聞
當前位置: 首頁 > 新聞中心 > 行業新聞 > PCB設計中降低噪聲與電磁干擾的方法

NEWS CENTER

新聞中心

掃一掃
了解更多
智力創電路板

技術資料
咨詢服務熱線135 3081 9739

十年

專業電路板生產制造

PCB打樣 快速出樣 品質承諾

當前位置: 首頁 > 新聞中心 > 行業新聞 行業新聞

PCB設計中降低噪聲與電磁干擾的方法

文章來源: 智力創電路板 人氣:308 發表時間:2022-04-07 15:03:48

如今,電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強。因此,在PCB設計中,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題。下面是PCB工程師總結出來的,在PCB設計中降低噪聲與電磁干擾的方法:

線路板.jpg

1、能用低速芯片,就不要用高速芯片。

2、可用串一個電阻的辦法,降低控制電路速率。

3、使用滿足系統要求的最低頻率時鐘。

4、 時鐘產生器盡量近到用該時鐘的器件。

5、用地線將時鐘區圈起來,時鐘線盡量短。

6、印制電路板盡量使用45度折線,而不用90 折線,以減小高頻信號對外的發射與耦合。

7、印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要隔遠一些。

8、時鐘、總線、片選信號要遠離I/O 線和接插件。

9、模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線。

10、元件引腳盡量短,去耦電容引腳盡量短。

11、關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

12、對噪聲敏感的線不要與大電流、高速開關線平行。

13、石英晶體下面以及對噪聲敏感的器件下面不要走線。

14、弱信號電路,低頻電路周圍不要形成電流環路。

15、信號都不要形成環路,如不可避免,讓環路區盡量小。

以上便是PCB工程師總結出來的,在PCB設計中降低噪聲與電磁干擾的一些方法,你都掌握了嗎?

網站首頁 產品中心 行業應用 新聞中心 技術資料 關于我們 聯系我們
關注我們 掃一掃 立即咨詢
智力創承接中小批量:鋁基板,HDI板,雙面板,多層線路板等PCB板生產加工廠家   Copyright 2020 ? 版權所有 深圳市智力創電子科技有限公司   技術支持:顧佰特科技    粵ICP備16059147號 XML地圖 網站地圖
咨詢打樣
聯系電話
索要報價
掃一掃

全國免費服務熱線
135-3081-9739

返回頂部
无码无遮挡裸体按摩视频_免费a片在线观看播放_永久免费av无码不卡在线观看_日本三级韩国三级香港三级写真集_欧美大胆性生话 <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <蜘蛛词>| <文本链> <文本链> <文本链> <文本链> <文本链> <文本链>